Una iniciativa de Google permet la producció gratuïta de lots de prova de xips oberts

fa poc es va donar a conèixer la notícia que Google s'ha associat amb les empreses de fabricació SkyWater Technology i Efabless per llançar una iniciativa que permet als desenvolupadors de maquinari de codi obert construir els xips que desenvolupen de forma lliure.

la iniciativa té com a objectiu estimular el desenvolupament de maquinari obert, reduir els costos de desenvolupament de projectes oberts i simplificar la interacció amb les plantes de fabricació.

Gràcies a la iniciativa, qualsevol persona pot començar a desenvolupar els seus propis xips especialitzats sense por als alts costos per a la producció de prototips inicials. Google cobreix tots els costos de producció, presència i enviament.

Les sol·licituds d'inclusió al programa de producció lliure es poden enviar cada dos mesos. La ranura més propera es tancarà el 8 de juny, i les fitxes que van aconseguir ingressar estaran a punt el 30 d'agost i s'enviaran els autors el 18 d'octubre.

De les sol·licituds presentades, se seleccionen 40 projectes (si hi ha menys de 40 sol·licituds presentades, es posaran en producció totes aquelles que hagin superat el control de correcció). Segons els resultats de producció, el desenvolupador rebrà 50 xips i 5 plaques amb xips instal·lats.

TLDR; l'equip de Google Hardware Toolchains està llançant un nou portal per a desenvolupadors, developer.google.com/silicon , per ajudar la comunitat de desenvolupadors a començar amb el vostre programa de transport Open MPW. Això permetrà que qualsevol persona enviï dissenys de circuits integrats de codi obert perquè es fabriquin sense cap cost.

Des de novembre de 2020, quan Skywater Technologies va anunciar la seva associació amb Google per obrir el Kit de disseny de processos per al node de procés SKY130 , l'equip de Hardware Toolchains aquí a Google ha emprès un viatge per fer que la construcció de silici obert sigui accessible per a tots els desenvolupadors. Tenir accés a un PDK de codi obert i fabricable canvia l'statu quo a la indústria i l'acadèmia del disseny de silici personalitzat:
Els dissenyadors ara són lliures de començar els seus projectes lliures de NDA i restriccions dús.
Els investigadors poden fer que la seva investigació sigui reproduïble pels companys.
Les eines EDA de codi obert es poden integrar profundament amb el procés de fabricació

Només s'accepten sol·licituds de projectes totalment distribuïts sota llicències obertes, no gravats amb acords de confidencialitat (NDA) i que no restringeixen l'abast dels seus productes.

Google va brindar l'oportunitat de producció gratuïta de lots de prova de xips oberts

Les dades per a producció han de transferir-se en el format GDSII, passar el conjunt de prova proporcionat i reproduir-se a partir dels fitxers del projecte original (és a dir, declarar un projecte obert, però no funcionarà per transferir un disseny propietari per a producció).

Cada projecte té una àrea d'usuari fixa de 2,92 mm x 3,52 mm i 38 pins d'E/S en un arnès predefinit per enfortir-ne el disseny. També compta amb la infraestructura de prova necessària per validar les especificacions i el comportament del xip abans d'enviar-ho per a l'enregistrament.

Per simplificar el desenvolupament de xips oberts, s'ofereixen les eines obertes següents:

  • SkyWater PDK (Kit de disseny de processos), un joc d'eines que descriu el procés de fabricació de 130 nm (SKY130) utilitzat a la fàbrica de SkyWater i us permet preparar els arxius de disseny necessaris per a la producció de microcircuits.
  • OpenLane és un conjunt de components per a la conversió automàtica de circuits ASIC RTL al format GDSII utilitzat a les fàbriques de xips.
  • XLS (Síntesi HW accelerada) és un conjunt d'eines per sintetitzar fitxers de projecte amb farciment de maquinari de xips que corresponen a la descripció d'alt nivell proporcionada de la funcionalitat requerida, dissenyat a l'estil del desenvolupament de programari.
  • Un conjunt de regles per al sistema d'assemblatge Bazel amb suport per a eines obertes (Yosys, Verilator, OpenROAD) per treballar amb llenguatges de descripció de maquinari (Verilog, VHDL, Chisel, nMigen).
  • OpenROAD és un marc per automatitzar el procés de desenvolupament de circuits oberts.
  • Verible és un conjunt d'eines per al desenvolupament de Verilog, que inclou un analitzador, un sistema de format d'estil i linter.

Finalment si estàs interessat en poder conèixer més a l'respecte, Pots consultar els detalls en el següent enllaç.


Deixa el teu comentari

La seva adreça de correu electrònic no es publicarà. Els camps obligatoris estan marcats amb *

*

*

  1. Responsable de les dades: Miguel Ángel Gatón
  2. Finalitat de les dades: Controlar l'SPAM, gestió de comentaris.
  3. Legitimació: El teu consentiment
  4. Comunicació de les dades: No es comunicaran les dades a tercers excepte per obligació legal.
  5. Emmagatzematge de les dades: Base de dades allotjada en Occentus Networks (UE)
  6. Drets: En qualsevol moment pots limitar, recuperar i esborrar la teva informació.