Intel, TSMC, Samsung, ARM et bien d'autres se réunissent pour définir une nouvelle norme de puces

AMD, Arm, ASE, Google Cloud, Intel Corporation, Meta, Microsoft, Qualcomm Incorporated, Samsung et TSMC ont annoncé la formation d'un consortium industriel qui établira une interconnexion standardisée entre différentes puces et favorisera un écosystème de puces ouvertes.

Interconnexion Chiplet universelle Express (eICU) est une interconnexion ouverte standard de l'industrie qui fournit la connectivité bande passante élevée en boîte, faible latence, économe en énergie et rentable parmi les chiplets.

Ceci est prévu pour répondre aux demandes croissantes prévues pour l'informatique, mémoire, stockage et connectivité à travers l'informatique continue couvrant le cloud, la périphérie, l'entreprise, la 5G, l'automobile, l'informatique haute performance et les appareils portables. UCIe est destiné à fournir la possibilité d'emballer des matrices à partir d'une variété de sources, y compris différents laboratoires de fabrication, différentes conceptions et différentes technologies d'emballage.

le consortium attendez-vous à cette norme, appelé Universal Chiplet Interconnect Express (UCIe), permettre aux utilisateurs finaux de « mélanger et assortir » les composants chiplet de plusieurs fournisseurs pour créer un système sur puce (SoC) personnalisé.

En termes généraux, il y a deux façons de construire un système sur puce moderne (SoC). Les puces intégrées monolithiques, la méthode la plus traditionnelle, ils combinent tous les éléments d'un semi-conducteur en un seul morceau de silicium imprimé. Au contraire, les chiplets adoptent une approche différente. Au lieu de créer une grosse puce avec tous les composants, les chiplets diviser les choses en composants les plus petits qui sont ensuite combinés dans un processeur plus grand.

Ainsi, le principe des chiplets est de combiner et d'interconnecter différents modules, les chiplets, qui ont leur propre matrice, au sein d'un même boîtier. C'est un montage en mode "Lego" en quelque sorte.

Le système de puces présente certains avantages, puisque par exemple ils peuvent générer moins de déchets (Par exemple, si un cœur tombe en panne, il est plus facile de jeter l'un des deux chiplets à 16 cœurs que de gaspiller une puce monolithique entière à XNUMX cœurs.) La conception des puces présente également des avantages, car elle permet aux entreprises de réduire les composants critiques (tels que les cœurs de processeur) à de nouveaux nœuds de traitement plus petits sans avoir à réduire l'ensemble du SoC pour faire une correspondance. Enfin, la combinaison de puces permet aux entreprises de fabriquer des puces plus grandes qu'elles ne le pourraient avec une seule conception monolithique.

A terme, dans une optique de réduction des coûts et d'amélioration des performances, un marché de modules sur étagère (chiplets) est tout à fait envisageable. Rien que pour qu'une telle pratique soit viable, il faut que l'interconnexion entre les chiplets soit standardisée, comme les différents protocoles utilisés par une carte mère par exemple. C'est ce que veut faire l'UCIe.

Intel, AMD et d'autres conçoivent ou vendent déjà des processeurs à base de puces D'une manière ou d'une autre : la plupart des processeurs Ryzen d'AMD utilisent des chipslets, et les prochains processeurs Sapphire Rapids Xeon d'Intel le feront également.

« AMD est fier de poursuivre sa longue tradition de soutien aux normes de l'industrie qui permettent des solutions innovantes pour répondre aux besoins changeants de nos clients. Nous avons été un leader dans la technologie des puces et accueillons un écosystème de puces multifournisseurs pour permettre une intégration tierce personnalisable », a déclaré Mark Papermaster, vice-président exécutif et directeur technique d'AMD. « La norme UCIe sera un facteur clé pour stimuler l'innovation système en s'appuyant sur des moteurs de calcul et des accélérateurs hétérogènes qui permettront d'obtenir les meilleures solutions optimisées en termes de performances, de coût et d'efficacité énergétique. »

Le projet UCIe en est encore à ses débuts. Actuellement, le processus de normalisation se concentre sur l'établissement de règles d'interconnexion des puces dans des boîtiers plus grands. Mais il est prévu de créer une organisation de l'industrie UCIe qui aidera éventuellement à définir la technologie UCIe de nouvelle génération, y compris "les formes de puces, la gestion, la sécurité renforcée et d'autres protocoles essentiels" à l'avenir.

Cela signifie qu'un jour, il pourrait y avoir tout un écosystème de puces qui permettrait aux entreprises de créer un SoC personnalisé en recherchant différents composants en fonction de leurs besoins, un peu comme la construction d'un PC de jeu.

Enfin, si cela vous intéresse de pouvoir en savoir un peu plus, vous pouvez consulter les détails dans le lien suivant.


Soyez le premier à commenter

Laisser un commentaire

Votre adresse e-mail ne sera pas publiée. Les champs obligatoires sont marqués avec *

*

*

  1. Responsable des données: Miguel Ángel Gatón
  2. Finalité des données: Contrôle du SPAM, gestion des commentaires.
  3. Légitimation: votre consentement
  4. Communication des données: Les données ne seront pas communiquées à des tiers sauf obligation légale.
  5. Stockage des données: base de données hébergée par Occentus Networks (EU)
  6. Droits: à tout moment, vous pouvez limiter, récupérer et supprimer vos informations.