Uma iniciativa do Google permite a produção gratuita de lotes de teste de chips abertos

Faz pouco Surgiram notícias de que o Google se uniu companhias de manutafuramento SkyWater Technology e Efabless lançam uma iniciativa que permite que desenvolvedores de hardware de código aberto construam os chips que desenvolvem livremente.

A iniciativa visa estimular o desenvolvimento de hardware aberto, reduza os custos de desenvolvimento de projetos abertos e simplifique a interação com as fábricas.

Graças à iniciativa qualquer um pode começar a desenvolver seus próprios chips sem medo de altos custos para a produção de protótipos iniciais. O Google cobre todos os custos de produção, embalagem e envio.

Candidaturas para inclusão no programa de produção gratuita pode ser enviado a cada dois meses. O slot mais próximo fechará em 8 de junho, e as fichas que conseguiram entrar estarão prontas em 30 de agosto e serão enviadas aos autores em 18 de outubro.

Das candidaturas apresentadas, são selecionados 40 projetos (Se houver menos de 40 solicitações enviadas, todas as que tiverem passado no controle de correção serão colocadas em produção). Com base nos resultados da produção, o desenvolvedor receberá 50 chips e 5 placas com chips instalados.

TLDRs; A equipe do Google Hardware Toolchains está lançando um novo portal de desenvolvedor, developer.google.com/silicon , para ajudar a comunidade de desenvolvedores a dar os primeiros passos no programa de transporte Open MPW. Isso permitirá que qualquer pessoa envie projetos de IC de código aberto para serem fabricados sem nenhum custo.

Desde novembro de 2020, quando a Skywater Technologies anunciou sua parceria com o Google para abrir seu Process Design Kit para o nó de processo SKY130, a equipe de Hardware Toolchains do Google está em uma jornada para tornar a construção aberta de silício acessível para todos os desenvolvedores. Ter acesso a um PDK de código aberto e fabricável muda o status quo na indústria de design de silício personalizado e na academia:
Os designers agora podem iniciar seus projetos sem NDA e restrições de uso.
Os pesquisadores podem tornar suas pesquisas reproduzíveis por seus pares.
Ferramentas EDA de código aberto podem ser profundamente integradas ao processo de fabricação

Somente inscrições para projetos totalmente distribuídos sob licenças abertas são aceitas, não onerados com acordos de confidencialidade (NDA) e que não restrinjam o escopo de seus produtos.

O Google forneceu a oportunidade de produção gratuita de lotes de teste de chip aberto

Os dados para produção devem ser transferidos no formato GDSII, passar no conjunto de testes fornecido e ser reproduzidos dos arquivos originais do projeto (ou seja, declarar um projeto aberto, mas não funcionará para transferir um design proprietário para produção).

Cada projeto tem uma área de usuário fixa de 2,92 mm x 3,52 mm e 38 pinos de E/S em um chicote predefinido para fortalecer seu projeto. Também possui a infraestrutura de testes necessária para validar as especificações e o comportamento do chip antes de ser enviado para gravação.

Para simplificar o desenvolvimento de chips abertos, são fornecidas as seguintes ferramentas abertas:

  • SkyWater PDK (Process Design Kit), um kit de ferramentas que descreve o processo de fabricação de 130nm (SKY130) usado na fábrica SkyWater e permite que você prepare os arquivos de projeto necessários para a produção do chip.
  • OpenLane é um conjunto de componentes para a conversão automática de circuitos ASIC RTL para o formato GDSII usado em fábricas de chips.
  • XLS (Accelerated HW Synthesis) é um conjunto de ferramentas para sintetizar arquivos de projeto com preenchimento de hardware de chip correspondente à descrição de alto nível fornecida da funcionalidade necessária, projetada no estilo de desenvolvimento de software.
  • Um conjunto de regras para o sistema de montagem Bazel com suporte para ferramentas abertas (Yosys, Verilator, OpenROAD) para trabalhar com linguagens de descrição de hardware (Verilog, VHDL, Chisel, nMigen).
  • OpenROAD é uma estrutura para automatizar o processo de desenvolvimento de circuito aberto.
  • Verible é um conjunto de ferramentas para desenvolvimento Verilog, incluindo um analisador, sistema de formatação de estilo e linter.

Finalmente se você estiver interessado em saber mais sobre isso, você pode verificar os detalhes no link a seguir.


Deixe um comentário

Seu endereço de email não será publicado. Campos obrigatórios são marcados com *

*

*

  1. Responsável pelos dados: Miguel Ángel Gatón
  2. Finalidade dos dados: Controle de SPAM, gerenciamento de comentários.
  3. Legitimação: Seu consentimento
  4. Comunicação de dados: Os dados não serão comunicados a terceiros, exceto por obrigação legal.
  5. Armazenamento de dados: banco de dados hospedado pela Occentus Networks (UE)
  6. Direitos: A qualquer momento você pode limitar, recuperar e excluir suas informações.