最近 谷歌合作的消息傳出 製造企業 SkyWater Technology 和 Efabless 發起一項倡議 這允許開源硬件開發人員構建他們自由開發的芯片。
倡議 旨在刺激開放硬件的發展,降低開放項目開發成本並簡化與製造工廠的交互。
感謝倡議 任何人都可以開始開發自己的芯片 無需擔心生產初始原型的高成本。 Google 承擔所有生產、包裝和運輸成本。
申請加入免費製作計劃 可以每兩個月發送一次. 最近的插槽將在 8 月 30 日關閉,成功進入的代幣將在 18 月 XNUMX 日準備好,並將在 XNUMX 月 XNUMX 日發送給作者。
在提交的申請中,40個項目被選中 (如果提交的申請少於40個,通過整改控制的將全部投入生產)。 根據生產結果,開發者將收到 50 個芯片和 5 個已安裝芯片的板。
TLDR; Google Hardware Toolchains 團隊正在推出一個新的開發者門戶 developer.google.com/silicon ,以幫助開發者社區開始使用他們的 Open MPW 傳輸程序。 這將允許任何人提交開源 IC 設計以免費製造。
自 2020 年 130 月 Skywater Technologies 宣布與 Google 合作,為 SKYXNUMX 工藝節點開放其工藝設計套件以來,Google 的硬件工具鏈團隊一直在努力為所有開發人員提供開放式矽結構。 訪問開源和可製造的 PDK 改變了定制矽設計行業和學術界的現狀:
設計師現在可以不受 NDA 和使用限制自由地開始他們的項目。
研究人員可以讓他們的同行可以重複他們的研究。
開源 EDA 工具可與製造流程深度集成
僅接受在開放許可下完全分發的項目申請, 不受保密協議 (NDA) 的約束,也不限制其產品的範圍。
谷歌提供免費生產開放芯片測試批次的機會
用於生產的數據必須以 GDSII 格式傳輸,通過提供的測試套件,並從原始項目文件中復制(即聲明一個開放項目,但將專有設計轉移到生產中不起作用)。
每個項目都有一個固定的 2,92mm x 3,52mm 用戶區域和預定義線束上的 38 個 I/O 引腳,以加強您的設計。 它還擁有必要的測試基礎設施,以在芯片發送記錄之前驗證芯片的規格和行為。
為簡化開放芯片開發,提供了以下開放工具:
- SkyWater PDK(Process Design Kit),一個描述SkyWater工廠使用的130nm製造工藝(SKY130)的工具包,允許您準備芯片生產所需的設計文件。
- OpenLane 是一組組件,用於將 ASIC RTL 電路自動轉換為芯片工廠使用的 GDSII 格式。
- XLS (Accelerated HW Synthesis) 是一組用於合成項目文件的工具,其芯片硬件填充對應於所提供的所需功能的高級描述,以軟件開發風格設計。
- Bazel 裝配系統的一組規則,支持開放工具(Yosys、Verilator、OpenROAD),用於使用硬件描述語言(Verilog、VHDL、Chisel、nMigen)。
- OpenROAD 是一個用於自動化開路開發過程的框架。
- Verible 是一組用於 Verilog 開發的工具,包括解析器、樣式格式化系統和 linter。
終於 如果您有興趣了解更多信息,您可以查看詳細信息 在下面的鏈接中。