Eine Google-Initiative ermöglicht die kostenlose Herstellung von Testchargen offener Chips

Vor kurzem Es kam die Nachricht, dass Google sich mit ihm zusammengetan hat produzierende Unternehmen SkyWater Technology und Efabless starten eine Initiative die es Open-Source-Hardware-Entwicklern ermöglicht, die von ihnen entwickelten Chips frei zu bauen.

Die Initiative zielt darauf ab, die Entwicklung offener Hardware anzuregen, reduzieren offene Projektentwicklungskosten und vereinfachen die Interaktion mit Fertigungsanlagen.

Danke an die Eigeninitiative Jeder kann mit der Entwicklung seiner eigenen Chips beginnen ohne Angst vor hohen Kosten für die Herstellung erster Prototypen. Google übernimmt alle Produktions-, Verpackungs- und Versandkosten.

Anträge auf Aufnahme in das freie Produktionsprogramm kann alle zwei Monate versendet werden. Der nächstgelegene Slot wird am 8. Juni geschlossen, und die Token, die es geschafft haben, einzutreten, werden am 30. August fertig sein und am 18. Oktober an die Autoren gesendet.

Aus den eingereichten Bewerbungen werden 40 Projekte ausgewählt (Wenn weniger als 40 Bewerbungen eingereicht werden, werden alle, die die Korrekturkontrolle bestanden haben, in Produktion genommen). Basierend auf den Produktionsergebnissen erhält der Entwickler 50 Chips und 5 Boards mit installierten Chips.

TLDRs; Das Team von Google Hardware Toolchains startet ein neues Entwicklerportal, developer.google.com/silicon , um der Entwicklergemeinschaft den Einstieg in ihr Open MPW-Transportprogramm zu erleichtern. Dies ermöglicht es jedem, Open-Source-IC-Designs einzureichen, die kostenlos hergestellt werden.

Seit November 2020, als Skywater Technologies seine Partnerschaft mit Google bekannt gab, um sein Process Design Kit für den SKY130-Prozessknoten zu öffnen, ist das Hardware-Toolchains-Team hier bei Google auf dem Weg, Open Silicon Construction für alle Entwickler zugänglich zu machen. Der Zugriff auf ein Open-Source- und fertigbares PDK verändert den Status quo in der Industrie und im akademischen Bereich des kundenspezifischen Siliziumdesigns:
Designer können ihre Projekte jetzt frei von NDA und Nutzungsbeschränkungen starten.
Forscher können ihre Forschung von ihren Kollegen reproduzierbar machen.
Open-Source-EDA-Tools können tief in den Fertigungsprozess integriert werden

Es werden nur Bewerbungen für Projekte akzeptiert, die vollständig unter offenen Lizenzen vertrieben werden, die nicht mit Geheimhaltungsvereinbarungen (NDA) belastet sind und die den Umfang ihrer Produkte nicht einschränken.

Google bot die Möglichkeit zur kostenlosen Produktion von Open-Chip-Testchargen

Die Daten für die Produktion müssen im GDSII-Format übertragen werden, die bereitgestellte Testsuite bestehen und aus den ursprünglichen Projektdateien reproduziert werden (dh ein offenes Projekt deklarieren, aber es funktioniert nicht, ein proprietäres Design in die Produktion zu übertragen).

Jedes Projekt hat einen festen 2,92 mm x 3,52 mm großen Benutzerbereich und 38 E/A-Pins an einem vordefinierten Kabelbaum, um Ihr Design zu stärken. Es verfügt auch über die notwendige Testinfrastruktur, um die Spezifikationen und das Verhalten des Chips zu validieren, bevor er zur Aufzeichnung gesendet wird.

Um die Open-Chip-Entwicklung zu vereinfachen, werden die folgenden offenen Tools bereitgestellt:

  • SkyWater PDK (Process Design Kit), ein Toolkit, das den 130-nm-Fertigungsprozess (SKY130) beschreibt, der in der SkyWater-Fabrik verwendet wird, und es Ihnen ermöglicht, die für die Chipproduktion erforderlichen Designdateien vorzubereiten.
  • OpenLane ist ein Satz von Komponenten zur automatischen Konvertierung von ASIC-RTL-Schaltungen in das in Chipfabriken verwendete GDSII-Format.
  • XLS (Accelerated HW Synthesis) ist eine Reihe von Tools zum Synthetisieren von Projektdateien mit Chip-Hardware-Padding, die der bereitgestellten High-Level-Beschreibung der erforderlichen Funktionalität entsprechen und im Stil der Softwareentwicklung entworfen wurden.
  • Ein Regelwerk für das Bazel Assembly System mit Unterstützung offener Tools (Yosys, Verilator, OpenROAD) für die Arbeit mit Hardwarebeschreibungssprachen (Verilog, VHDL, Chisel, nMigen).
  • OpenROAD ist ein Framework zur Automatisierung des Open-Circuit-Entwicklungsprozesses.
  • Verible ist eine Reihe von Tools für die Verilog-Entwicklung, darunter ein Parser, ein Stilformatierungssystem und Linter.

Schließlich wenn Sie mehr darüber wissen möchtenkönnen Sie die Details überprüfen im folgenden Link.


Hinterlasse einen Kommentar

Ihre E-Mail-Adresse wird nicht veröffentlicht. Erforderliche Felder sind markiert mit *

*

*

  1. Verantwortlich für die Daten: Miguel Ángel Gatón
  2. Zweck der Daten: Kontrolle von SPAM, Kommentarverwaltung.
  3. Legitimation: Ihre Zustimmung
  4. Übermittlung der Daten: Die Daten werden nur durch gesetzliche Verpflichtung an Dritte weitergegeben.
  5. Datenspeicherung: Von Occentus Networks (EU) gehostete Datenbank
  6. Rechte: Sie können Ihre Informationen jederzeit einschränken, wiederherstellen und löschen.