โครงการริเริ่มของ Google อนุญาตให้ผลิตชุดทดสอบของชิปเปิดได้ฟรี

เมื่อเร็ว ๆ นี้ ข่าวแจ้งว่า Google ได้ร่วมมือกับ บริษัทผู้ผลิต SkyWater Technology และ Efabless เปิดตัวความคิดริเริ่ม ที่ช่วยให้นักพัฒนาฮาร์ดแวร์โอเพ่นซอร์สสามารถสร้างชิปที่พวกเขาพัฒนาได้อย่างอิสระ

ความคิดริเริ่ม มีเป้าหมายเพื่อกระตุ้นการพัฒนาฮาร์ดแวร์แบบเปิดลดต้นทุนการพัฒนาโครงการที่เปิดอยู่ และทำให้ปฏิสัมพันธ์กับโรงงานผลิตง่ายขึ้น

ขอบคุณความคิดริเริ่ม ใครๆ ก็พัฒนาชิปของตัวเองได้ โดยไม่ต้องกลัวต้นทุนสูงในการผลิตต้นแบบเบื้องต้น Google ครอบคลุมต้นทุนการผลิต บรรจุภัณฑ์ และการจัดส่งทั้งหมด

แอปพลิเคชันเพื่อรวมในโปรแกรมการผลิตฟรี ส่งได้ทุกสองเดือน. สล็อตที่ใกล้ที่สุดจะปิดในวันที่ 8 มิถุนายน และชิปที่สามารถป้อนได้จะพร้อมใช้ในวันที่ 30 สิงหาคมและจะถูกส่งไปยังผู้เขียนในวันที่ 18 ตุลาคม

จากใบสมัครที่ส่งมีการคัดเลือก 40 โครงการ (หากมีการส่งน้อยกว่า 40 แอปพลิเคชัน ผู้ที่ผ่านการควบคุมการแก้ไขทั้งหมดจะถูกนำไปใช้จริง) จากผลการผลิต ผู้พัฒนาจะได้รับชิป 50 ตัวและบอร์ด 5 ตัวพร้อมชิปที่ติดตั้ง

TLDR; ทีม Google Hardware Toolchains กำลังเปิดตัวพอร์ทัลนักพัฒนาซอฟต์แวร์ใหม่ developer.google.com/silicon เพื่อช่วยชุมชนนักพัฒนาในการเริ่มต้นโปรแกรมการขนส่ง Open MPW นี้จะช่วยให้ทุกคนสามารถส่งการออกแบบโอเพ่นซอร์ส IC เพื่อผลิตโดยไม่มีค่าใช้จ่าย

ตั้งแต่เดือนพฤศจิกายน 2020 เมื่อ Skywater Technologies ประกาศความร่วมมือกับ Google ในการเปิด Process Design Kit สำหรับโหนดกระบวนการ SKY130 ทีมงาน Hardware Toolchains ที่ Google ได้เดินทางไปเพื่อให้สามารถเข้าถึงการก่อสร้างซิลิคอนแบบเปิดได้ สำหรับนักพัฒนาทุกคน การเข้าถึงโอเพ่นซอร์สและ PDK ที่ประดิษฐ์ได้จะเปลี่ยนสถานะที่เป็นอยู่ในอุตสาหกรรมการออกแบบซิลิกอนและสถาบันการศึกษา:
นักออกแบบสามารถเริ่มโครงการได้ฟรีโดยปราศจาก NDA และข้อจำกัดการใช้งาน
นักวิจัยสามารถทำให้งานวิจัยของตนทำซ้ำได้โดยเพื่อนร่วมงาน
เครื่องมือ EDA แบบโอเพ่นซอร์สสามารถผสานรวมกับกระบวนการผลิตได้อย่างล้ำลึก

รับเฉพาะแอปพลิเคชันสำหรับโครงการที่แจกจ่ายอย่างเต็มที่ภายใต้ใบอนุญาตแบบเปิดเท่านั้นไม่ถูกผูกมัดกับข้อตกลงไม่เปิดเผยข้อมูล (NDA) และไม่จำกัดขอบเขตของผลิตภัณฑ์

Google เปิดโอกาสให้ผลิตชุดทดสอบชิปเปิดฟรี

ข้อมูลสำหรับการผลิตต้องถูกถ่ายโอนในรูปแบบ GDSII ผ่านชุดทดสอบที่มีให้ และทำซ้ำจากไฟล์โครงการดั้งเดิม (เช่น การประกาศโครงการที่เปิดอยู่ แต่จะถ่ายโอนการออกแบบที่เป็นกรรมสิทธิ์ไปยังการผลิตไม่ได้)

แต่ละโปรเจ็กต์มีพื้นที่ผู้ใช้คงที่ 2,92 มม. x 3,52 มม. และพิน I/O 38 พินบนสายรัดที่กำหนดไว้ล่วงหน้าเพื่อเสริมความแข็งแกร่งให้กับการออกแบบของคุณ นอกจากนี้ยังมีโครงสร้างพื้นฐานการทดสอบที่จำเป็นเพื่อตรวจสอบข้อกำหนดและการทำงานของชิปก่อนที่จะส่งไปบันทึก

เพื่อให้การพัฒนาชิปแบบเปิดง่ายขึ้น เราจึงมีเครื่องมือเปิดดังต่อไปนี้:

  • SkyWater PDK (Process Design Kit) ซึ่งเป็นชุดเครื่องมือที่อธิบายกระบวนการผลิต 130nm (SKY130) ที่ใช้ในโรงงาน SkyWater และช่วยให้คุณเตรียมไฟล์การออกแบบที่จำเป็นสำหรับการผลิตชิป
  • OpenLane คือชุดของส่วนประกอบสำหรับการแปลงวงจร ASIC RTL โดยอัตโนมัติเป็นรูปแบบ GDSII ที่ใช้ในโรงงานชิป
  • XLS (Accelerated HW Synthesis) คือชุดเครื่องมือสำหรับการสังเคราะห์ไฟล์โปรเจ็กต์ด้วยชิปฮาร์ดแวร์แพดดิ้งที่สอดคล้องกับคำอธิบายระดับสูงที่ให้ไว้ของฟังก์ชันการทำงานที่จำเป็น ซึ่งได้รับการออกแบบในรูปแบบของการพัฒนาซอฟต์แวร์
  • ชุดกฎสำหรับระบบประกอบ Bazel พร้อมรองรับเครื่องมือเปิด (Yosys, Verilator, OpenROAD) สำหรับการทำงานกับภาษาคำอธิบายฮาร์ดแวร์ (Verilog, VHDL, Chisel, nMigen)
  • OpenROAD เป็นเฟรมเวิร์กสำหรับกระบวนการพัฒนาวงจรเปิดแบบอัตโนมัติ
  • Verible คือชุดเครื่องมือสำหรับการพัฒนา Verilog ซึ่งรวมถึง parser ระบบการจัดรูปแบบสไตล์ และ linter

ในที่สุด หากคุณสนใจที่จะทราบข้อมูลเพิ่มเติมคุณสามารถตรวจสอบรายละเอียด ในลิงค์ต่อไปนี้.


แสดงความคิดเห็นของคุณ

อีเมล์ของคุณจะไม่ถูกเผยแพร่ ช่องที่ต้องการถูกทำเครื่องหมายด้วย *

*

*

  1. ผู้รับผิดชอบข้อมูล: Miguel ÁngelGatón
  2. วัตถุประสงค์ของข้อมูล: ควบคุมสแปมการจัดการความคิดเห็น
  3. ถูกต้องตามกฎหมาย: ความยินยอมของคุณ
  4. การสื่อสารข้อมูล: ข้อมูลจะไม่ถูกสื่อสารไปยังบุคคลที่สามยกเว้นตามข้อผูกพันทางกฎหมาย
  5. การจัดเก็บข้อมูล: ฐานข้อมูลที่โฮสต์โดย Occentus Networks (EU)
  6. สิทธิ์: คุณสามารถ จำกัด กู้คืนและลบข้อมูลของคุณได้ตลอดเวลา