Një iniciativë e Google lejon prodhimin falas të grupeve testuese të çipave të hapur

kohët e fundit Lajmi shpërtheu me të cilin Google është bashkuar kompanitë prodhuese SkyWater Technology dhe Efabless për të nisur një iniciativë që lejon zhvilluesit e harduerit me burim të hapur të ndërtojnë lirisht çipat që ata zhvillojnë.

iniciativa synon të stimulojë zhvillimin e harduerit të hapur, zvogëloni kostot e zhvillimit të projekteve të hapura dhe thjeshtoni ndërveprimin me fabrikat prodhuese.

Falë iniciativës çdokush mund të fillojë të zhvillojë çipat e tij pa frikë nga kostot e larta për prodhimin e prototipeve fillestare. Google mbulon të gjitha kostot e prodhimit, paketimit dhe transportit.

Aplikimet për përfshirje në programin e prodhimit falas mund të dërgohet çdo dy muaj. Sloti më i afërt do të mbyllet më 8 qershor dhe çipat që kanë arritur të futen do të jenë gati më 30 gusht dhe do t'u dërgohen autorëve më 18 tetor.

Nga aplikimet e dorëzuara janë përzgjedhur 40 projekte (Nëse janë paraqitur më pak se 40 aplikime, të gjitha ato që kanë kaluar kontrollin e korrigjimit do të vihen në prodhim). Bazuar në rezultatet e prodhimit, zhvilluesi do të marrë 50 çipa dhe 5 borde me çipa të instaluar.

TLDR; Ekipi i Google Hardware Toolchains po hap një portal të ri zhvilluesish, developer.google.com/silicon , për të ndihmuar komunitetin e zhvilluesve të fillojë me programin e tyre të transportit Open MPW. Kjo do të lejojë këdo që të paraqesë dizajne IC me burim të hapur për t'u prodhuar pa kosto.

Që nga nëntori i vitit 2020, kur Skywater Technologies njoftoi partneritetin e saj me Google për të hapur Kompletin e Dizajnit të Procesit për nyjen e procesit SKY130, ekipi i zinxhirit të mjeteve harduerike këtu në Google ka qenë në një udhëtim për ta bërë ndërtimin e hapur të silikonit të aksesueshëm. për të gjithë zhvilluesit. Të kesh akses në një PDK me burim të hapur dhe të fabrikueshëm ndryshon status quo-në në industrinë dhe akademinë e dizajnit të silikonit me porosi:
Dizajnerët tani janë të lirë të fillojnë projektet e tyre pa kufizime të NDA dhe përdorimit.
Studiuesit mund ta bëjnë kërkimin e tyre të riprodhueshëm nga kolegët e tyre.
Mjetet EDA me burim të hapur mund të integrohen thellësisht me procesin e prodhimit

Pranohen vetëm aplikimet për projekte të shpërndara plotësisht me licenca të hapura, jo të ngarkuara me marrëveshje moszbulimi (NDA) dhe që nuk kufizojnë objektin e produkteve të tyre.

Google ofroi mundësinë për prodhimin falas të grupeve testuese të çipave të hapura

Të dhënat për prodhim duhet të transferohen në formatin GDSII, të kalojnë paketën e testit të dhënë dhe të riprodhohen nga skedarët origjinal të projektit (dmth. deklarimi i një projekti të hapur, por nuk do të funksionojë transferimi i një dizajni të pronarit në prodhim).

Çdo projekt ka një zonë fikse përdoruesi 2,92 mm x 3,52 mm dhe 38 kunja hyrëse/dalëse në një parzmore të paracaktuar për të forcuar dizajnin tuaj. Ai gjithashtu ka infrastrukturën e nevojshme të testimit për të vërtetuar specifikimet dhe sjelljen e çipit përpara se të dërgohet për regjistrim.

Për të thjeshtuar zhvillimin e çipit të hapur, ofrohen mjetet e mëposhtme të hapura:

  • SkyWater PDK (Process Design Kit), një paketë veglash që përshkruan procesin e fabrikimit 130 nm (SKY130) të përdorur në fabrikën e SkyWater dhe ju lejon të përgatisni skedarët e projektimit të kërkuar për prodhimin e çipit.
  • OpenLane është një grup komponentësh për konvertimin automatik të qarqeve ASIC RTL në formatin GDSII të përdorur në fabrikat e çipave.
  • XLS (Accelerated HW Synthesis) është një grup mjetesh për sintetizimin e skedarëve të projektit me mbushje harduerike të çipit që korrespondon me përshkrimin e ofruar të nivelit të lartë të funksionalitetit të kërkuar, të krijuar në stilin e zhvillimit të softuerit.
  • Një grup rregullash për sistemin e montimit Bazel me mbështetje për mjete të hapura (Yosys, Verilator, OpenROAD) për të punuar me gjuhët e përshkrimit të harduerit (Verilog, VHDL, Chisel, nMigen).
  • OpenROAD është një kornizë për automatizimin e procesit të zhvillimit të qarkut të hapur.
  • Verible është një grup mjetesh për zhvillimin e Verilog, duke përfshirë një analizues, sistemin e formatimit të stilit dhe linter.

Më në fund nëse jeni të interesuar të dini më shumë për të, ju mund të kontrolloni detajet Në lidhjen vijuese.


Lini komentin tuaj

Adresa juaj e emailit nuk do të publikohet. Fusha e kërkuar janë shënuar me *

*

*

  1. Përgjegjës për të dhënat: Miguel Ángel Gatón
  2. Qëllimi i të dhënave: Kontrolloni SPAM, menaxhimin e komenteve.
  3. Legjitimimi: Pëlqimi juaj
  4. Komunikimi i të dhënave: Të dhënat nuk do t'u komunikohen palëve të treta përveç me detyrim ligjor.
  5. Ruajtja e të dhënave: Baza e të dhënave e organizuar nga Occentus Networks (BE)
  6. Të drejtat: Në çdo kohë mund të kufizoni, rikuperoni dhe fshini informacionin tuaj.